理解Verilog编码技巧
掌握FPGA中状态机的写法
掌握非重叠序列检测代器Verilog代码编写
简介
我们为什么做这次直播?
状态机的编写是HDL编码最重要基本功,在FPGA训练营中不断有学员问到,语法我都懂,但什么是状态机?怎么样写好一个状态机?状态机是一种思考世界的模型,是基于事物可以被定义和量化的,本次直播不以语法为目的,从2019年全国FPGA竞赛试题作为切入点,以更实用的方式讲解状态机的写法。
工程师目前岗位现状是怎样的?
FPGA工程师是当下最热门的职业,是未来10年的红利职业,FPGA开发者将迎来黄金的10年。
本次直播能帮到用户些什么?
(1)理解Verilog编码技巧
(2)掌握FPGA中状态机的写法;
(3)掌握非重叠序列检测代器Verilog代码编写
列举出直播详细大纲
(1)状态机设计方法讲解;
(2)Verilog 语法讲解
(3)用状态机设计一个非重叠序列检测器。
直播主要讲了哪些知识点?
(1)状态机设计思想;
(2)掌握状态机的编写;
(3)设计非重叠序列检测器;
(4)用状态设计一个非重叠序列检测器,要求所检测非重叠序列为“ 1101” ( 输入按照先后依次为 1-1-0-1) , 检测到该序列后标志信号拉高一个时钟周期, 输出序列计数器递增 1, 当计数超过 7 则保持 7 不变。( 非重叠序列是指被检测序列之间二进制数据不重叠统计, 例如输入按照先后顺序依次为1-1-0-1-1-0-1, 若为重叠序列检测则应当检测到两次“ 1101” , 若为非重叠序列检测则应当检测到一次“ 1101” ) 。
用户参与直播视频学习将会获得哪些收益?
(1)状态机设计思想;
(2)掌握状态机的编写;
(3)设计非重叠序列检测器;
该直播适合哪些领域的用户学习?
(1)在校师生;
(2)FPGA工程师、硬件工程师;
(3)渴望系统掌握FPGA的工程师。
直播嘉宾介绍
Mill(缪永龙): 拥有近10年FPGA开发经验,曾服务于某医疗器械厂商,从事核医学,CT等底层协议开发。后加入某FPGA原厂,负责大客户技术支持。2015年离职联合创办MYMINIEYE品牌(深圳市我是你的眼科技有限公司)。在技术层面,曾重点参与和主导多个大型项目开发,熟悉各类高速协议应用开发:TCP/IP ,Serdes,光纤通信等。熟悉各类数字信号处理及定点技巧,独立完成纯逻辑LDPC编解码,DVB-T2等无线标准开发。
嘉宾介绍
Mill
米尔(Mill,缪永龙),现任小眼睛科技首席技术顾问,国内FPGA领域资深专家。早期从事大型医疗器械研发,后带领团队从事无线基带开发,深刻理解基于FPGA的数字信号处理,尤其在纯逻辑LDPC编解码、信号同步、信道估计均衡等方面具有丰富经验。先后就职于紫光同创、高云半导体等FPGA芯片原厂,积累了深厚的行业经验和技术洞见,连续5年担任全国FPGA赛事企业组专家评委,是国内知名电子论坛的头部技术博主、合伙人讲师。发布的多部线上视频教材,如《基于FPGA的无线通信开发》、《FPGA从零开始》、《高云FPGA开发方法》等,覆盖超过10w+学员。为烽火通信等头部通信企业提供国产化FPGA技术培训,并在西安电子科技大学国际双创周担任授课专家。米尔拥有超过10年的FPGA产品开发经验和5年的市场开拓经验,服务的工业、通信、医疗等头部客户超过100+家,提供技术服务并建立合作的高校超过50+家,包括西安电子科技大学、华南理工大学、中山大学、南方科技大学等国内知名高校。
直播提问
共6个提问
- 全部提问
- 未回答
- 我的提问